你的位置:首页 > 电源管理 > 正文

蒋尚义:集成Chiplet已是趋势,CoWoS封装助力突破制程瓶颈

发布时间:2023-09-08 责任编辑:wenwei

【导读】8月7日,鸿海旗下夏普(Sharp)公司今天在东京举行半导体科技日活动,在下午举行三场讲座活动中,鸿海半导体策略长蒋尚义以“从集成电路到集成小芯片(From Integrated Circuits to Integrated Chiplets)”为主题发表了演讲。


21.jpg

资料图


蒋尚义指出,当半导体制程进入2nm阶段,已经接近摩尔定律的物理极限。并且使用4nm以下的半导体先进技术节点,成本已非常高昂,开发4nm以下先进制程需要20亿美元的研发资金,要销售超过100亿美元金额规模的产品,才有机会回本。


目前电子产品高度依赖先进芯片制程技术,物联网(IoT)和人工智能物联网(AIoT)时代带动电子产品应用多元化,既有半导体生态系无法应对多元化且需要弹性设计的物联网和人工智慧物联网应用。


蒋尚义表示,过去半导体技术进展,把多颗芯片整合成系统单晶片(SoC)视为趋势,在IoT和AIoT时代,半导体技术趋势朝向把单芯片功能定制化,分割成不同功能的小芯片(chiplet),以应对多元化功能设计需求。


他指出,从系统设计来看,各种硬件功能可以分割成小芯片,各种小芯片可通过不同的技术节点制造,甚至使用非硅材料以应对低成本和性能需求,各种小芯片可进一步整合满足定制化的系统功能。


蒋尚义表示,集成小芯片将是后摩尔时代(post Moore’s Era)的主要科技潮流之一,台积电推出的CoWoS(Chip on Wafer on Substrate)先进封装技术,可以助力突破半导体先进制程技术的瓶颈。异质整合(heterogeneous Integration)的小芯片技术,可将多样化的小芯片整合在一个平台,强化系统性能和降低功耗,并通过先进封装,各种小芯片可密集联系,达到整体系统性能优化。


“集成小芯片的模块化设计趋势,可提供更具弹性、设计规模以及革新能力,让半导体设计定制化更简单而便宜,让不同的材料和不同世代技术,透过异质整合达到更好的性能并降低成本。”蒋尚义总结说道。



免责声明:本文为转载文章,转载此文目的在于传递更多信息,版权归原作者所有。本文所用视频、图片、文字如涉及作品版权问题,请联系小编进行处理。


推荐阅读:


满足低功耗广域网智能应用的解决方案

为5G和下一代电信设备构建更好的-48 VDC电源

如何降低微控制器系统中的噪声影响(1)

PCB设计中最常见到的五个错误

为什么测量的动态电阻数值偏大了?

特别推荐
技术文章更多>>
技术白皮书下载更多>>
热门搜索
 

关闭

 

关闭