你的位置:首页 > 互连技术 > 正文

Thunderbolt的ESD防护如何实现?

发布时间:2012-12-03 责任编辑:abbywang

【导读】由于Thunderbolt是超高速的传输接口,在系统上属外露给使用者可以插拔的接口,必然是静电放电(ESD)破坏的高风险区,因此ESD防护方案在此是绝对必要的。

Thunderbolt超高速传输技术自Intel实验室Light Peak计划开发出来,因为PCIe已是开发成熟的界面,加上DisplayPort的开放性,以两者为基础,Thunderbolt技术以一颗桥接PCIe以及视讯整合的芯片,能够在3公尺的线长内传输达10Gbps的数据以及10瓦的供电,来做为界面控制,而接口在目前是先以铜缆来实现。在Intel与Apple的密切合作下,迅速地实际应用在Mac系列的产品上,以提供快速的数据传输服务。

目前在Mac系列上的Thunderbolt是建构在mini-DisplayPort的实体接口上,其每条讯号线的传输速度规格如表图1所示。而由于Thunderbolt是超高速的传输接口,在系统上属外露给使用者可以插拔的接口,必然是静电放电(ESD)破坏的高风险区,因此ESD防护方案在此是绝对必要的。

Thunderbolt接口每条讯号线的传输速度规格
图1:Thunderbolt接口每条讯号线的传输速度规格

在设计Thunderbolt接口的ESD防护方案时,因为这个界面同时具备有数字影像以及数据传输的能力,因此在额外加入的ESD防护组件设计时,必须特别注意不可以影响到其超高速讯号的传输质量,为此晶焱科技特别设计了一颗ESD防护IC -- AZ1065-06F,其每一根I/O接脚的寄生电容仅有0.27pF,可避免影响到高达10Gbps的讯号传输质量,而一个Thunderbolt接口仅需要2颗AZ1065-06F再加一颗AZ4024-01H就可以完整地保护此接口不受ESD的威胁。

完整的接口接线图
图2:完整的接口接线图

因为Thunderbolt接口的传输速率高达10Gbps,在设计ESD防护方案时,除了要尽量降低ESD防护组件接脚的寄生电容外,还必须维持PCB绕线(traces)的差动阻抗(differential impedance)不受影响,所以AZ1065-06F在设计时,还必须特别将其package接脚的空间间隔做特别设计,以符合维持PCB traces的differential impedance不会因为加上了AZ1065-06F而有所改变。

AZ1065-06F实际的PCB布局(layout)范例
图3:AZ1065-06F实际的PCB布局(layout)范例

在ESD防护IC的接脚之寄生电容与空间间隔,符合了不影响讯号传输质量的要求后,接着就要检视ESD防护IC所能提供的ESD防护效果。AZ1065-06F的每一根接脚对地,都被设计成可以承受IEC61000-4-2 contact mode 8KV以上的ESD轰击,且其所提供的箝制电压(Clamping Voltage)在6KV时仅有13V而已。因此AZ1065-06F除了本身的ESD防护性能力外,更结合了如图2和图3的接线与PCB layout设计,使得Thunderbolt接口可以承受高达8KV的ESD轰击,而不会有受到破坏的危险状况发生。

这样的设计可以大大地降低Thunderbolt接口因ESD轰击而失效的机率,也是现今高速电子产品迫切需要的防护设计,因为这类高速接口对应的主要传输芯片,都是采用最先进的半导体制程所设计,这类先进制程的高速芯片本身对ESD耐受能力极为薄弱,所以对接口的ESD防护方案必需要极为仰赖。

特别推荐
技术文章更多>>
技术白皮书下载更多>>
热门搜索
 

关闭

 

关闭