你的位置:首页 > 测试测量 > 正文

从4nm到3nm:M31构建完整UFS 4.1生态,助力客户缩短SoC开发周期

发布时间:2026-02-25 来源:转载 责任编辑:lily

【导读】作为全球领先的硅知识产权供应商,M31 Technology近日宣布其MIPI M-PHY v5.0 IP在4纳米先进工艺上成功完成硅验证,并正加速向3纳米节点迈进。这一里程碑式的突破不仅标志着M31已全面掌握支持UFS 4.1标准的核心技术,更凭借单通道高达23.32 Gbps的传输速率、卓越的信号完整性以及符合ISO 26262的功能安全设计,为高端智能手机、智能座舱及AI边缘计算设备构建了高性能、低功耗且安全可靠的一站式高速存储接口解决方案。


随着 AI 计算与自动驾驶技术的快速演进,终端设备对数据传输能力的需求呈现指数级增长。M31 推出的 MIPI M-PHY v5.0 IP 严格遵循 MIPI 联盟规范,在 HS-G5(High-Speed Gear 5)模式下,单通道传输速率最高可达 23.32 Gbps,性能较上一代 HS-G4 实现翻倍提升。该 IP 集成自适应均衡(Adaptive EQ)技术,并支持多电平信号传输,可在超高速运行条件下保持优异的信号完整性(Signal Integrity)和极低的误码率(BER)。


在功耗方面,MIPI M-PHY v5.0 IP 采用优化的休眠(Hibernate)设计,可有效降低系统功耗并延长终端设备续航时间,在高性能与低功耗之间实现理想平衡。


为进一步缩短客户 SoC 的开发周期,M31 构建了完整的 UFS 解决方案生态。除物理层(PHY)IP 外,还整合了符合 JEDEC 标准的 UFSHCI v4.1 控制器 IP 以及 UniPro 控制层 IP,形成一站式解决方案,显著降低系统集成复杂度。同时,该平台引入 ISO 26262 功能安全设计流程与认证,充分满足车载及高可靠性应用对安全性和稳定性的严格要求。


M31 研发副总经理洪志谦表示:“在 AI 计算加速落地与汽车智能化不断深化的背景下,M31 凭借在高速接口 IP 领域长期积累的研发实力,不仅成功完成了 MIPI M-PHY v5.0 在 4 纳米制程上的硅验证,更通过完整的 UFS 4.1 控制器整合方案,持续深化在先进制程和车载功能安全规范方面的布局,致力于成为客户构建新一代高速存储平台过程中,最值得信赖的技术合作伙伴。”


总结

M31 Technology通过成功验证MIPI M-PHY v5.0 IP并整合UFSHCI v4.1控制器与UniPro控制层IP,不仅确立了其在先进制程高速接口领域的领先地位,更以完整的生态布局有效缩短了客户的SoC开发周期。从4纳米的成功量产到3纳米的持续研发,再到对车载功能安全规范的深度契合,M31正以坚实的技术实力回应市场对极致性能与安全性的双重挑战。


3-958x200_20251021044704_586.png

特别推荐
技术文章更多>>
技术白皮书下载更多>>
热门搜索

关闭

 

关闭